专栏底层软件关于J5上下电时序

关于J5上下电时序

已解决
danyxnever2022-11-30
50
8

如下表格中所示,GROUP8,GROUP7 T1,T2的 min,typ,max都未定义。

上电的时候可以最先上group8,group7吗?

下电的时候可以最后下group8,group7吗?

还是需要按照图中所示,group8 最后上,最先下?

底层软件
征程5
评论1
0/1000
  • Daitao
    Lv.1

    您好:

    图中是下电时序,G8 G7的电源轨由J5自己控制,对于外部PMIC没有严格的时间间隔要求。上电顺序可以参考这张图的上一页,有对应的上电时序图。

    谢谢

    2022-11-30
    0
    7
    • danyxnever回复Daitao:

      我想问的是的是否有先后要求?

      如果是自己控制,对于上电,那应该是G1,G2,G3,G4,G5,G6都上好了,在根据需要开启G7,G8.

      那么对于下电,是否是J5需要知道下电触发信号,然后自己控制关闭G8,G7,,在通知MCU关闭J5的G1,G2,G3,G4,G5,G6?

      还是说J5不需要知道下电触发信号,外部mcu检测到下电触发信号后,直接关J5的G1,G2,G3,G4,G5,G6电源?G8,G7就不管了?

      2022-11-30
      0
    • Daitao回复danyxnever:

      您好:

      下电过程您可以看一下电路设计。

      G7 G8的电源也是受控于MCU的电源EN控制的。

      谢谢

      2022-11-30
      0
    • danyxnever回复Daitao:

      在最新的MATRIX5.1_DUO_V1.02.pdf里面是单独由J5控制的,如下图所示。

      但MATRIX5.1_2J5_0522.pdf里面是受控于PMIC_EN(与PF7100共用使能)

      不知道这个改动是出于什么考虑?

      是G8,G7不能与PF7100同时下电吗?

      2022-11-30
      0
    • Daitao回复danyxnever:

      您好:

      新版的原理图是考虑MCU参与下电控制,删除了PMIC_EN信号。

      也可以参考0522的硬件设计。

      谢谢

      2022-12-01
      0
    • danyxnever回复Daitao:

      那么新版本的原理图,下电流程是怎么样的呢?

      是J5先下G8,G7,然后在mcu下J5的其它电源?

      2022-12-01
      2
    • Daitao回复danyxnever:

      您好:

      是这样的

      谢谢

      2022-12-01
      0
    • danyxnever回复Daitao:

      好的,感谢

      2022-12-02
      2